PCB電源供電系統(tǒng)設(shè)計

發(fā)表時間:2020-10-06 13:56:36 人氣:3002

電源供電系統(tǒng)(PDS)的分析與設(shè)計在高速電路設(shè)計領(lǐng)域,特別是在計算機、半導(dǎo)體、通信、網(wǎng)絡(luò)和消費電子產(chǎn)業(yè)中正變得越來越重要。隨著超大規(guī)模集成電路技術(shù)不可避免的進一步等比縮小,集成電路的供電電壓將會持續(xù)降低。隨著越來越多的生產(chǎn)廠家從130nm技術(shù)轉(zhuǎn)向90nm技術(shù),可以預(yù)見供電電壓會降到1.2V,甚至更低,而同時電流也會顯著地增加。從直流IR壓降到交流動態(tài)電壓波動控制來看,由于允許的噪聲范圍越來越小,這種發(fā)展趨勢給電源供電系統(tǒng)的設(shè)計帶來了巨大的挑戰(zhàn)。

通常在交流分析中,電源地之間的輸入阻抗是用來衡量電源供電系統(tǒng)特性的一個重要的觀測量。對這個觀測量的確定在直流分析中則演變成為IR壓降的計算。無論在直流或交流的分析中,影響電源供電系統(tǒng)特性的因素有:PCB的分層、電源板層平面的形狀、元器件的布局、過孔和管腳的分布等等。

電源地之間的輸入阻抗概念就可以應(yīng)用在對上述因素的仿真和分析中。比如,電源地輸入阻抗的一個非常廣泛的應(yīng)用是用來評估板上去耦電容的放置問題。隨著一定數(shù)量的去耦電容被放置在板上,電路板本身特有的諧振可以被抑制掉,從而減少噪聲的產(chǎn)生,還可以降低電路板邊緣輻射以緩解電磁兼容問題。為了提高電源供電系統(tǒng)的可靠性和降級系統(tǒng)的制造成本,系統(tǒng)設(shè)計工程師必須經(jīng)??紤]如何經(jīng)濟有效地選擇去耦電容的系統(tǒng)布局。

高速電路系統(tǒng)中的電源供電系統(tǒng)通常可以分成芯片、集成電路封裝結(jié)構(gòu)和PCB三個物理子系統(tǒng)。芯片上的電源柵格由交替放置的幾層金屬層構(gòu)成,每層金屬由X或Y方向的金屬細條構(gòu)成電源或地柵格,過孔則將不同層的金屬細條連接起來。

對于一些高性能的芯片,無論內(nèi)核或是IO的電源供電都集成了很多去耦單元。集成電路封裝結(jié)構(gòu),如同一個縮小了的PCB,有幾層形狀復(fù)雜的電源或地平板。在封裝結(jié)構(gòu)的上表面,通常留有去耦電容的安裝位置。PCB則通常含有連續(xù)的面積較大的電源和地平板,以及一些大大小小的分立去耦電容元件,及電源整流模塊(VRM)。邦定線、C4凸點、焊球則把芯片、封裝和PCB連接在了一起。 整個電源供電系統(tǒng)要保證給各個集成電路器件提供在正常范圍內(nèi)穩(wěn)定的電壓。然而,開關(guān)電流和那些電源供電系統(tǒng)中寄生的高頻效應(yīng)總是會引入電壓噪聲。


此文關(guān)鍵字:

相關(guān)咨詢

工廠展示

工廠展示 工廠展示

聯(lián)系我們

成都子程新輝電子設(shè)備有限公司

聯(lián)系人:文先生

手機:13183865499

QQ:1977780637

地址:成都市金牛區(qū)星輝西路2號附1號(臺誼民生大廈)407號